• 回答数

    4

  • 浏览数

    115

Yuan圆圆圆
首页 > 自考本科 > 自考数字逻辑真题卷子答案

4个回答 默认排序
  • 默认排序
  • 按时间排序

sy2009Jason

已采纳

1、线上线下书店购买。网上书店或者实体店能够买到集结成册的自考真题,一般来说比较正规,喜欢纸质版的考生可以考虑。2、善用搜索引擎搜索。像百度文库这些文库类的站点都有真题,搜索关键词组合,搜出来的都是这个课程的往年真题试卷。如果需要精准定位,只要你加上年份和月份,就可以查到。3、自考网站上可以找到历年真题。搜索当地的自考网站,做得比较好的一般会有真题,但是可能会搜到很多广告,自己注意鉴别广告和有内容的自考网站。

274 评论

伊斯忐忑

你去自考网上收一下,有带答案的

171 评论

麻辣个鸡的

试卷网址在这里浙江省2008年4月高等教育自学考试数字电路试题课程代码:02344一、填空题(本大题共10小题,每空1分,共10分)请在每小题的空格中填上正确答案。错填、不填均无分。1.数字逻辑电路可分为组合和__________两大类。2.用与、或、非等运算表示函数中各个变量之间逻辑关系的代数式叫__________。3.函数Y=A +AC的最小项表达式为__________。4.三态逻辑门输出有三种状态:0态、1态和__________。5.在组合逻辑电路中,当输入信号改变状态时,输出端可能出现的虚假过渡干扰脉冲的现象称为__________。6.根据需要选择一路信号送到公共数据线上的电路叫__________。7.触发器按功能分可分为RS、D、JK、T和__________。8.某计数器的输出波形如图1所示,该计数器是__________进制计数器。 9.Moore型时序逻辑电路的输出是__________的函数。10.对于一个频率有限的模拟信号,设其最高频率分量的频率为fmax,在取样后为了无失真地恢复原始输入信号频谱,取样时必须满足取样频率:fs≥__________。二、单项选择题(本大题共15小题,每小题2分,共30分)在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。11.下列四个数中与十进制数(72)10相等的二进制数是( )A.(01101000)2 B.(01001000)2C.(01110010)2 D.(01001010)212.相邻两组编码只有一位不同的编码是( )A.2421BCD码 B.8421BCD码C.余3码 D.循环码13.下列逻辑等式中不成立的是( )A. = B. = + C. +AB=A+B D.A+AB=A14.已知F= ,下列组合中,__________可以肯定使F=0。( )A.A=0,BC=1; B.B=1,C=1;C.C=1,D=0; D.BC=1,D=115.逻辑函数F=AB+B 的对偶式F'=( )A.( + )( +C) B.(A+B)(B+ )C. + +C D. + C16.一只四输入端与非门,使其输出为0的输入变量取值组合有__________种。( )A.15 B.8C.7 D.117.若将一个TTL异或门(设输入端为A、B)当作反相器使用,则A、B端应__________连接。( )A.A或B中有一个接高电平1 B.A或B中有一个接低电平0C.A和B并联使用 D.不能实现18.某集成电路芯片,查手册知其最大输出低电平UOLmax=0.5V,最大输入低电平UILmax=0.8V,最小输出高电平UOHmin=2.7V,最小输入高电平UIHmin=2.0V,则其高电平噪声容限UNH=( )A.0.3V B.0.6VC.0.7V D.1.2V19.下列电路中,不属于时序逻辑电路的是( )A.计数器 B.全加器C.寄存器 D.锁存器20.T触发器,在T=1时,加上时钟脉冲,则触发器( )A.保持原态 B.置0C.置1 D.翻转21.一个4位移位寄存器,现态为0111,经右移1位后其次态为( )A.0011或1011 B.1101或1110C.1011或1110 D.0011或111122.为了将正弦信号转换成与之频率相同的脉冲信号,可采用( )A.多谐振荡器 B.移位寄存器C.单稳态触发器 D.施密特触发器23.一个6位地址码、8位输出的ROM,其存储矩阵的容量为( )A.48 B.64C.256 D.51224.某8位D/A转换器,当输入全为1时,输出电压为5.10V,当输入D=(10000000)2时,输出电压为( )A.5.10V B.2.56VC.1.28V D.都不是25.PROM是一种__________可编程逻辑器件。( )A.与阵列可编程、或阵列固定的 B.与阵列固定、或阵列可编程的C.与、或阵列固定的 D.与、或阵列都可编程的三、分析题(本大题共7小题,每小题6分,共42分)26.用图形法将下列逻辑函数化成最简“与或”式。(∑d为约束项之和)F(A,B,C,D)=∑m(0,2,4,5,6,7,12)+∑d(8,10)27.分析图2所示电路的逻辑功能。列出真值表,写出电路输出函数S的逻辑表达式。 图228.写出如图3所示组合逻辑电路的与或表达式,列出真值表。 29.根据图4所示4选1数据选择器实现的组合电路,写出输出E表达式并化成最简“与或”表达式。 30.由或非门组成的基本RS触发器如图5所示。已知输入端SD、RD的电压波形,试画出与之对应的Q和 的波形。 31.分析图6所示同步时序逻辑电路。要求:(1)写出各级触发器的驱动方程(激励函数);(2)写出各级触发器的状态方程;(3)列出状态转移表;(4)画出状态转移图;(5)描述逻辑功能。 图632.由集成定时器555的电路如图7所示,请回答下列问题。(1)构成电路的名称;(2)已知输入信号波形uI,画出电路中uO的波形(标明uO波形的脉冲宽度); 四、设计题(本大题共2小题,每小题9分,共18分)33.在举重比赛中,有甲、乙、丙三位裁判,其中甲为主裁判,当两位或两位以上裁判(其中必须包括甲裁判在内)认为运动员上举合格,才可发出合格信号,试用与非门设计上述要求的组合逻辑电路。34.用同步四位二进制计数器74161构成初始状态为0100的七进制计数器。画出状态转换图和连线图。74161引脚图和功能表分别见图8和表1。

289 评论

明亮宜家

同学你好,2023年湖北自考数字逻辑课程考试大纲内容如下:湖北省高等教育自学考试课程考试大纲课程名称:数字逻辑_纬檀耄06626I.课程性质与设置目的1.课程性质和特点数字逻辑属计算机科学与工程(类)本科重要的专业基础课,本课程的目的是使学生了解和熟悉从对数字系统提出要求开始,一直到用集成电路实现所需逻辑功能为止的整个过程。熟练掌握数字系统逻辑设计的理论和方法,对于从事计算机研制、开发和应用的科技工作者来说是十分必要的。课程的主要内容包括开关理论基础、逻辑门电路、组合逻辑、时序逻辑、ISP技术、数字系统等,它跟踪计算机元器件的发展脚步,介绍新型元器件的基本技术,为后续计算机硬件类课程打下基础,也为深入理解计算机的工作原理提供理论及实践基础。2.课程要求通过本课程的学习,应考者应掌握数字逻辑设计的基本理论和方法、数字逻辑电路的一般原理以及数字逻辑电路的新发展。本课程的核心是学生必须学会数字逻辑电路的基础知识,掌握数字逻辑电路设计和分析的方法步骤,在此基础上能够使用常用的实验素材进行同步时序逻辑电路的设计。掌握集成门电路,触发器和组合逻辑电路等实用性较广的功能部件,为将来实践工作打下坚实的基础。本课程涉及到数学,逻辑学和电子学相关的知识,理论性比较强。3.与本专业其它课程的关系本课程在计算机应用专业的教学计划中被列为专业基础课,其先修课程为普通物理、模拟电子技术和离散数学,后续课程为计算机组成原理、计算机接口技术等硬件课程。数字逻辑作为一门承上启下的基础课程,地位相当重要。本课程的重点是研究数字系统中各种逻辑电路分析与设计的基本方法;难点是各种大中型芯片的分析和组合设计。II.课程内容与考核目标第一章基本知识一、学习目的与要求了解数字系统的概念、模拟信号与数字信号的特点;重点掌握二进制、八进制、十进制、十六进制数的计数规律及相互转换,理解机器数的原码、反码、补码三种代码表示及相关转换,理解三种常用BCD码与十进制数的关系及各自特点,以及Gray码、奇偶检验码、字符编码的作用、特点和编码的原理。二、考核知识点与考核目标第一节概述(一般)1)识记:(1)数字系统的特征;(2)数字逻辑电路的类型和研究方法。第二节数制及其转换(重点)1)识记:进位计数制、进位计数制的两个基本因素、二进制数的运算规则。2)简单应用:数制之间的相互转换。第三节带符号二进制数的代码表示(次重点)1)领会:原码、反码、补码。2)简单应用:三种码制之间的转换第四节几种常用的编码(一般)1)识记:十进制数的二进制编码、常用的3种BCD码。2)领会:(1)可靠性编码;(2)字符编码。第二章逻辑代数基础一、学习目的与要求了解逻辑代数中有关逻辑变量,逻辑运算、逻辑函数、最小项和最大项等基本概念;熟练掌握逻辑代数的5条公理、8组定理及三条重要规则;熟悉逻辑函数表达式的不同形式与变换;重点掌握逻辑函数的代数化简法和卡诺图化简法。二、考核知识点与考核目标第一节逻辑代数的基本概念(一般)1)识记:逻辑代数中的公理。2)领会:(1)逻辑变量及基本逻辑运算;(2)逻辑函数及逻辑函数间的相等;(3)逻辑函数的表示法。第二节逻辑代数的基本定理和规则(次重点)1)识记:逻辑代数中的基本定理及规则。2)领会:(1)基本定理;(2)重要规则;(3)复合逻辑。第三节逻辑函数表达式的形式与变换(次重点)1)识记:逻辑函数表达式的基本形式。2)领会:逻辑函数表达式的标准形式。3)简单应用:逻辑函数表达式的转换。第四节逻辑函数的化简(重点)1)简单应用:(1)代数化简法;(2)卡诺图化简法。第三章集成门电路与触发器一、学习目的与要求了解数字集成电路的类型、分类依据、以及在数字系统中半导体器件工作的开关特性;重点掌握7种常用逻辑门和2种特殊逻辑门的逻辑符号、外部特性及使用方法;了解触发器基本结构和工作原理,熟练掌握基本R-S触发器和四种常用时钟控制触发器的逻辑符号、功能表,次态方程、激励表以及使用方法。对逻辑门电路的内部结构和工作原理只要求作一般了解。二、考核知识点与考核目标第一节数字集成电路的分类(一般)1)识记:数字逻辑电路的各种分类方法。第二节半导体器件的开关特性(一般)1):识记(1)晶体二极管的开关特性;(2)晶体三极管的开关特性。第三节逻辑门电路(重点)1)识记:(1)常用基本门电路的逻辑符号及表达式;(2)TTL集成逻辑门电路、CMOS集成逻辑门电路的各自的特点。2)领会:(1)TTL集成逻辑门电路的主要外部特性参数;(2)正逻辑和负逻辑的概念;(3)两种特殊的门电路的特点及应用。第四节触发器(重点)1)识记:(1)触发器的基本特点、逻辑功能及触发器的分类;(2)基本R-S触发器的逻辑电路和逻辑符号,逻辑功能的描述;(3)常用的时钟控制触发器(R-S、J-K、D、T触发器)的逻辑符号及其逻辑功能的描述。2)领会:(1)几种常用的时钟控制触发器的工作原理相互转换;(2)不同类型的时钟控制触发器相互转换方法。实验一、集成电路测试:集成逻辑门的主要参数测试和功能测试,集成触发器功能测试。第四章组合逻辑电路一、学习目的与要求了解组合逻辑电路的定义、结构和特点;重点掌握组合逻辑电路分析和设计的基本方法;能熟练运用逻辑代数这一数学工具,借助真值表,卡诺图等对各种设计问题进行逻辑描述和简化,并挑选合适的逻辑门电路完成满足设计要求的电路设计;了解实际电路中由于时延问题而引发的竞争现象以及险象的产生。二、考核知识点与考核目标第一节组合逻辑电路分析(重点)1)识记:(1)组合逻辑电路的基本特点;(2)组合逻辑电路分析的一般步骤;2)简单应用:会对组合逻辑电路进行分析。第二节组合逻辑电路设计(重点)1)识记:(1)逻辑综合的概念;(2)组合逻辑电路设计的一般步骤。2)简单应用:(1)会设计一些简单的组合逻辑电路;(2)会对设计中遇到的一些实际问题进行处理。3)综合应用:多输出函数的组合逻辑电路的设计第三节组合逻辑电路的险象(次重点)1)识记:险象的产生的原因及消除的方法。2)简单应用:会对险象进行判断;实验二、组合逻辑电路:舍入与检测电路的设计,全加/全减器设计。第五章同步时序逻辑电路一、学习目的与要求了解时序逻辑电路的定义,结构、特点和分类;重点掌握同步时序逻辑电路分析与设计的基本方法和步骤,能熟练运用状态表、状态图、隐含表、合并图等工具完成同步时序逻辑电路的分析与设计;要求能正确使用逻辑门和触发器构造出实现指定功能的同步时序逻辑电路。本章难点是形成原始状态图、状态化简及确定激励函数的最简表达式。二、考核知识点与考核目标第一节时序逻辑电路概述(次重点)1)识记:(1)时序逻辑电路与组合逻辑电路的区别;(2)描述时序逻辑电路逻辑功能的主要方法。2)领会:(1)时序逻辑电路的结构特征;(2)时序逻辑电路的分类方法;(3)时序逻辑电路逻辑功能的描述方法。第二节同步时序逻辑电路分析(重点)1)识记:同步时序逻辑电路分析的一般方法和步骤。2)简单应用:会对同步时序逻辑电路进行分析。第三节同步时序逻辑电路设计(重点)1)识记:同步时序逻辑电路设计的一般方法和步骤;2)领会:同步时序逻辑电路设计步骤的各个环节,熟悉各环节中的处理方法,为综合应用部分奠定基础。综合应用:会对完全确定同步时序逻辑电路进行分析及设计。实验三同步时序逻辑电路:同步模4可逆计数器设计第六章异步时序逻辑电路一、学习目的与要求了解两类异步时序逻辑电路的结构及其各自的特点;弄清楚脉冲异步时序逻辑电路与同步时序逻辑电路在分析、设计中的区别;重点掌握脉冲异步时序逻辑电路的分析和设计方法,了解电平异步时序逻辑电路分析与设计的方法和步骤,能运用时间图、流程表、状态图等工具完成电平异步时序的分析与设计;注意弄清楚电平异步时序逻辑电路中反馈回路之间竞争产生的原因、判断方法以及电路设计中消除临界竞争的方法。本章难点是形成原始流程表以及反馈回路间竞争的判断与临界竟争的消除。二、考核知识点与考核目标第一节异步时序逻辑电路的特点与分类(一般)1)识记:(1)同步时序逻辑电路与异步时序逻辑电路的区别;(2)异步时序逻辑电路的特点;(3)异步时序逻辑电路的分类。第二节脉冲异步时序逻辑电路(重点)领会:脉冲异步时序逻辑电路的结构模型及分析的一般步骤和方法。简单应用:脉冲异步时序逻辑电路的设计。第三节电平异步时序逻辑电路(次重点)1)识记:(1)电平异步时序逻辑电路的结构模型与描述方法;(2)输入信号的约束条件;(3)电平异步时序逻辑电路分析的一般步骤和方法。实验四、异步时序逻辑电路设计:脉冲异步计数器的设计第七章中规模通用集成电路及其应用一、学习目的与要求掌握各类中规模集成电路的主要功能和外部特性;能正确使用各类中规模器件完成指定的逻辑功能的设计;重点掌握四位并行加法器、译码器、多路选择器、四位寄存器、四位计数器等器件在逻辑设计中的应用,以及A/D转换器、D/A转换器的作用。二、考核知识点与考核目标第一节常用中规模组合逻辑电路(重点)1)识记:(1)串行进位和超前进位并行加法器的特点及电路逻辑符号;(2)译码器和编码器的种类、功能、特点及电路逻辑符号;(3)多路选择器和多路分配器的基本功能、特点及电路逻辑符号。2)领会:几种常用的中规模集成组合逻辑电路的工作原理及应用。3)简单应用:(1)会分析由常用中规模集成组合逻辑电路芯片、各种集成门电路组成的组合逻辑电路的逻辑功能;(2)会利用常用中规模集成组合逻辑电路芯片和必要的集成门电路进行组合逻辑电路的设计。第二节、常用中规模时序逻辑电路(重点)1)识记:(1)集成计数器的分类及特点;(2)集成寄存器的分类及特点;(3)多路选择器和多路分配器的基本功能、特点及电路逻辑符号。2)领会:集成计数器、集成寄存器的工作原理及特性。3)简单应用:(1)会利用集成计数器构成各种进制的计数器;(2)会对由集成寄存器组成的时序逻辑电路的进行分析。第三节常用中规模信号产生与变换电路(一般)1)识记:(1)集成定时器555的电路结构与逻辑功能;(2)集成D/A转换器的工作原理、功能、参数及类型;(3)集成A/D转换器工作原理、功能、参数及类型。2)领会:集成定时器555的工作原理。3)简单应用:会利用集成定时器555构成多谐振荡器、施密特触发器。综合应用:会对由组合逻辑电路集成芯片和时序逻辑电路集成芯片及555组成的数字电路进行分析。实验五、算术电路设计:串行加法器设计III.关于大纲的说明与考核实施要求本大纲第一部分关于课程性质与设置目的规定,是制订第二部分关于课程内容与考核目标的基本出发点,而课程内容与考核目标则是本大纲的主体部分。为了使主体部分的规定在个人自学、社会助学和考试命题中得到贯彻和落实,兹对有关问题作如下说明,并进而提出具体的实施要求。一、教材1.指定教材:欧阳星明编著,《数字逻辑》(第四版),华中科技大学出版社,20092.

314 评论

相关问答

  • 数字逻辑自考历年真题试卷及答案

    我给你消息了,我也只有试题,答案很少的全国2008年10月自考试题国际金融 (WORD) 2008年1月全国自学考试试题国际金融试卷 (WORD)

    小轩3636 5人参与回答 2024-06-08
  • 数字逻辑自考历年真题试卷答案

    看不懂 小学文化

    小果子真不赖 5人参与回答 2024-06-08
  • 自考数字逻辑真题卷

    同学你好,2023年湖北自考数字逻辑课程考试大纲内容如下:湖北省高等教育自学考试课程考试大纲课程名称:数字逻辑_纬檀耄06626I.课程性质与设置目的1.课程性

    吃了个肚歪 4人参与回答 2024-06-08
  • 自考数字逻辑真题卷子

    5个海盗抢到了100颗宝石,每一颗都一样的大小和价值连城。他们决定这么分:第一步,抽签决定自己的号码(1、2、3、4、5);第二步,首先,由1号提出分配方案,然

    噗噗小维尼winnie 4人参与回答 2024-06-08
  • 自考数字逻辑真题卷子及答案

    试卷网址在这里浙江省2008年4月高等教育自学考试数字电路试题课程代码:02344一、填空题(本大题共10小题,每空1分,共10分)请在每小题的空格中填上正确答

    “『承诺』” 4人参与回答 2024-06-08